s0 - нет перемычки, 1 - есть перемычка E2 W1 - перемычка от тактового генератора E3 W16 - BSIO от процессора E18 W4 - запрет событий таймера (~BEVNT) Регистр быстрого ввода: E6, E5 - выбор начального старта нет нет - старт из вектора 24 нет есть - выход в ODT есть нет - стартовый адрес задан E15-E9 или 173000 (E8) есть есть - старт из расширенного MiCROM (если нет - исключение 10) E7 есть - HALT вызывает исключение 10 нет - HALT переходит в ODT E8 есть - старт с адреса 173000 нет - старт с адреса E15-E9 E15-E9 - стартовый адрес (умножается на 1000 - xxx) Таблица соответствия цепей Н - активный уровень низкий В - активный уровень высокий М - магистраль М АД 00-15 ~BDAL[0:15] - шина адреса/данных канала М ОБМ ~BSYNC АД 00-15 DAL[0:15] - шина адреса/данных процессора A16-A21 DAL[16:21] Д16 H REC DAL16 D16 Д17 H REC DAL17 D17 М ЗПР4 ~BIRQ4 - запрос прерывания 4 М ЗПР5 ~BIRQ5 - запрос прерывания 5 М ЗПР6 ~BIRQ6 - запрос прерывания 6 М ЗПР7 ~BIRQ6 - запрос прерывания 7 М ПЗП ~BWTBT - признак записи М ДЧТ ~BDIN - данные чтения М ДЗП ~BDOUT - данные записи М ПРРИ ~BIAKO - прерывание, разрешение источника М ОБМ ~BSYNC - обмен М ОТВ ~BRPLY - ответ М ВУ ~BS7 - выбор устройства М ЗМ ~BDMR - зарос магистрали М ОСТ ~BHALT - останов М РЗМП ~BDMGO - разрешение захвата магистрали М АСП BPWOK - авария сетевого питания М АИП BDCOK - авария источника питания М УСТ ~BINIT - установка (сброс) М ПЗ ~BSACK - подтверждение захвата М ПВС ~BEVNT - прерывание по внешнему событию (таймеру) М РАЗР Н BUS_ENA М ОШ H BUS_ERR ТСГ H 65 CLK CLK - тактовый сигнал генератора ТСГ L ~65 CLK ~CLK - тактовый сигнал генератора ТС H MCLK ТС L ~MCLK TC МПК CHIP_CLK 37ТС H E33 75ТС H E65 112ТС H E98 150ТС H E130 187TC H E163 225ТС H E195 262TC H E228 337TC H E293 412TC H E358 487TC H E423 УСТ1 L ~BUS_INIT УСТ1 H BUS_INIT УСТ2 L ~DINIT УСТ3 H INIT УСТ3 L ~INIT УСТ4 L ~INIT4 УСТ5 L ~INIT5 ПУСК H ~DCLO ПОВТ УСТ H DCLO НАЧ УСТ L ~PDCLO НАЧ УСТ H PDCLO СИНХР(0) H ~SYMME СИНХР(1) H SYMME БЛОК ОБМ L ~COMP_REP ЗД ДЗП L ~DLY_DOUT ДЗП L ~DOUT ДЧТ L ~DIN ДЧТ H DIN ПЗП H WTBT ОЧИСТКА L ~MCLK_CLR СТАРТ ТСН START_A СТРОБ Н PRE_CSEL +Ф3 CLK_STUT РЕСТАРТ ТС L ~CLK_RESTART ОСТАНОВ TC H CLK_HOLD ОСТ Н HALT АСП L ~POK ЗПР H EVENT СБРОС Н RESET СБРОС ОБМ L ~SYNC_RESET ПРЕОБРАЗОВ Н MME_HOLD РЗМ(0) DMA_ENA0 РЗМ(1) DMA_ENA1 ОБМ/ЗМ H DMA_ENA ЦИКЛ L ~BUS_CYC ЦИКЛ H BUS_CYC ЦИКЛ ДЧТ H DIN_CYC ЦИКЛ ДЗП L ~OUT_CYC ПЗ1 H REARB_A ПЗ2 H REARB_B ПЗ3 L ~REARB_B БЫСТРЫЙ ВВОД ~FDIN АВАРИЯ H - ВРЕМЯ TIMEOUT ПЕРЕД АДР H MMU_STR ЗАПРЕТ М L ~BUS_DISABLE ЗАПРЕТ ДП L ~DMMUS ОТВ ДП L ~MRPLY ОТКАЗ L ~ABORT ОШ ЧЕТН H PAR_ERR ОШ УПР H CTL_ERR СТАРТ1 L ~SYNC_REP СТАРТ2 L ~RPLY_RESTART СТАРТ3 L ~DOUT_HOLD -> ~RESTART_END СТАРТ4 H RESTART_END СЛУЖ L ~SVC_ENA СЛУЖ H SVC_ENA СТРОБ МАД H DAL FF CLK BDAL_STB РАЗР ДЗП L ~BDAL ENA ~BDAL_ENA РАЗР ДЧТ L ~2908 OE ~BDAL_ROE РАЗР СЕЛ L ~ENA_BSIO СЕЛ BSIO ВБ L ~CSEL СУ1 ~SRUN СУ5 ~DGPO5 СУ6 ~DGPO6 СУ7 ~DGPO7 Опечатки в схеме МС1601: - D10 выводы 2/3 должны быть подключены к УСТ3H